#as: -m32rx --no-warn-explicit-parallel-conflicts --hidden -O #objdump: -dr #name: m32rx .*: +file format .* Disassembly of section .text: 0+0000 : 0: 78 00 f0 00 bcl 0 \|\| nop 0+0004 : 4: 79 ff f0 00 bncl 0 \|\| nop 0+0008 : 8: 00 7d f0 00 cmpz fp \|\| nop 0+000c : c: 0d 6d f0 00 cmpeq fp,fp \|\| nop 0+0010 : 10: 5d cd f0 00 maclh1 fp,fp \|\| nop 0+0014 : 14: 5d dd f0 00 msblo fp,fp \|\| nop 0+0018 : 18: 5d ad f0 00 mulwu1 fp,fp \|\| nop 0+001c : 1c: 5d bd f0 00 macwu1 fp,fp \|\| nop 0+0020 : 20: 50 e4 f0 00 sadd \|\| nop 0+0024 : 24: 8d 6d 03 00 satb fp,fp 0+0028 : 28: 3d 8d f0 00 mulhi fp,fp,a1 \|\| nop 0+002c : 2c: 3d 1d f0 00 mullo fp,fp \|\| nop 0+0030 : 30: 9d 0d 00 10 divh fp,fp 0+0034 : 34: 3d cd f0 00 machi fp,fp,a1 \|\| nop 0+0038 : 38: 3d 5d f0 00 maclo fp,fp \|\| nop 0+003c : 3c: 5d f4 f0 00 mvfachi fp,a1 \|\| nop 0+0040 : 40: 5d f6 f0 00 mvfacmi fp,a1 \|\| nop 0+0044 : 44: 5d f5 f0 00 mvfaclo fp,a1 \|\| nop 0+0048 : 48: 5d 74 f0 00 mvtachi fp,a1 \|\| nop 0+004c : 4c: 5d 71 f0 00 mvtaclo fp \|\| nop 0+0050 : 50: 54 90 f0 00 rac a1 \|\| nop 0+0054 : 54: 54 90 f0 00 rac a1 \|\| nop 0+0058 : 58: 50 94 f0 00 rac a0,a1 \|\| nop 0+005c : 5c: 54 80 f0 00 rach a1 \|\| nop 0+0060 : 60: 50 84 f0 00 rach a0,a1 \|\| nop 0+0064 : 64: 54 81 f0 00 rach a1,a0,#0x2 \|\| nop 0+0068 : 68: 7c 00 8d ad bc 68 \|\| add fp,fp 68: R_M32R_10_PCREL_RELA bcl 6c: 7c 00 0d ad bc 6c -> add fp,fp 6c: R_M32R_10_PCREL_RELA bcl 0+0070 : 70: 78 00 cd 4d bcl 70 \|\| addi fp,#77 70: R_M32R_10_PCREL_RELA bcl 74: 78 00 cd 4d bcl 74 \|\| addi fp,#77 74: R_M32R_10_PCREL_RELA bcl 0+0078 : 78: 7e 00 8d 8d bl 78 \|\| addv fp,fp 78: R_M32R_10_PCREL_RELA bcl 7c: 7e 00 8d 8d bl 7c \|\| addv fp,fp 7c: R_M32R_10_PCREL_RELA bcl 0+0080 : 80: 7d 00 8d 9d bnc 80 \|\| addx fp,fp 80: R_M32R_10_PCREL_RELA bcl 84: 7d 00 0d 9d bnc 84 -> addx fp,fp 84: R_M32R_10_PCREL_RELA bcl 0+0088 : 88: 79 00 8d cd bncl 88 \|\| and fp,fp 88: R_M32R_10_PCREL_RELA bcl 8c: 79 00 8d cd bncl 8c \|\| and fp,fp 8c: R_M32R_10_PCREL_RELA bcl 0+0090 : 90: 7f 00 8d 4d bra 90 \|\| cmp fp,fp 90: R_M32R_10_PCREL_RELA bcl 94: 7f 00 8d 4d bra 94 \|\| cmp fp,fp 94: R_M32R_10_PCREL_RELA bcl 0+0098 : 98: 1e cd 8d 6d jl fp \|\| cmpeq fp,fp 9c: 1e cd 8d 6d jl fp \|\| cmpeq fp,fp 0+00a0 : a0: 1f cd 8d 5d jmp fp \|\| cmpu fp,fp a4: 1f cd 8d 5d jmp fp \|\| cmpu fp,fp 0+00a8 : a8: 2d cd 80 71 ld fp,@fp \|\| cmpz r1 ac: 2d cd 80 71 ld fp,@fp \|\| cmpz r1 0+00b0 : b0: 2d e1 e2 4d ld fp,@r1\+ \|\| ldi r2,#77 b4: 2d e1 e2 4d ld fp,@r1\+ \|\| ldi r2,#77 0+00b8 : b8: 2d 8d 92 8d ldb fp,@fp \|\| mv r2,fp bc: 2d 8d 12 8d ldb fp,@fp -> mv r2,fp 0+00c0 : c0: 2d ad 82 3d ldh fp,@fp \|\| neg r2,fp c4: 2d ad 02 3d ldh fp,@fp -> neg r2,fp 0+00c8 : c8: 2d 9d f0 00 ldub fp,@fp \|\| nop cc: 2d 9d f0 00 ldub fp,@fp \|\| nop 0+00d0 : d0: 2d bd 82 bd lduh fp,@fp \|\| not r2,fp d4: 2d bd 02 bd lduh fp,@fp -> not r2,fp 0+00d8 : d8: 2d dd 82 ed lock fp,@fp \|\| or r2,fp dc: 2d dd 02 ed lock fp,@fp -> or r2,fp 0+00e0 : e0: 1d 91 82 2d mvfc fp,cbr \|\| sub r2,fp e4: 1d 91 02 2d mvfc fp,cbr -> sub r2,fp 0+00e8 : e8: 12 ad 82 0d mvtc fp,spi \|\| subv r2,fp ec: 12 ad 82 0d mvtc fp,spi \|\| subv r2,fp 0+00f0 : f0: 10 d6 82 2d rte \|\| sub r2,fp f4: 10 d6 02 1d rte -> subx r2,fp 0+00f8 : f8: 1d 41 82 dd sll fp,r1 \|\| xor r2,fp fc: 1d 41 02 dd sll fp,r1 -> xor r2,fp 0+0100 : 100: 5d 56 b2 4d slli fp,#0x16 \|\| machi r2,fp 104: 5d 56 32 4d slli fp,#0x16 -> machi r2,fp 0+0108 : 108: 1d 2d d2 cd sra fp,fp \|\| maclh1 r2,fp 10c: 1d 2d 52 cd sra fp,fp -> maclh1 r2,fp 0+0110 : 110: 5d 36 b2 5d srai fp,#0x16 \|\| maclo r2,fp 114: 5d 36 32 5d srai fp,#0x16 -> maclo r2,fp 0+0118 : 118: 1d 0d b2 6d srl fp,fp \|\| macwhi r2,fp 11c: 1d 0d 32 6d srl fp,fp -> macwhi r2,fp 0+0120 : 120: 5d 16 b2 7d srli fp,#0x16 \|\| macwlo r2,fp 124: 5d 16 32 7d srli fp,#0x16 -> macwlo r2,fp 0+0128 : 128: 2d 4d d2 bd st fp,@fp \|\| macwu1 r2,fp 12c: 2d 4d d2 bd st fp,@fp \|\| macwu1 r2,fp 0+0130 : 130: 2d 6d d2 dd st fp,@\+fp \|\| msblo r2,fp 134: 2d 6d 52 dd st fp,@\+fp -> msblo r2,fp 0+0138 : 138: 2d 7d 92 6d st fp,@-fp \|\| mul r2,fp 13c: 2d 7d 12 6d st fp,@-fp -> mul r2,fp 0+0140 : 140: 2d 0d b2 0d stb fp,@fp \|\| mulhi r2,fp 144: 2d 0d b2 0d stb fp,@fp \|\| mulhi r2,fp 0+0148 : 148: 2d 2d b2 1d sth fp,@fp \|\| mullo r2,fp 14c: 2d 2d b2 1d sth fp,@fp \|\| mullo r2,fp 0+0150 : 150: 10 f2 b2 2d trap #0x2 \|\| mulwhi r2,fp 154: 10 f2 f0 00 trap #0x2 \|\| nop 158: 32 2d f0 00 mulwhi r2,fp \|\| nop 0+015c : 15c: 2d 5d b2 3d unlock fp,@fp \|\| mulwlo r2,fp 160: 2d 5d b2 3d unlock fp,@fp \|\| mulwlo r2,fp 0+0164 : 164: 0d ad d2 ad add fp,fp \|\| mulwu1 r2,fp 168: 0d ad 52 ad add fp,fp -> mulwu1 r2,fp 0+016c : 16c: 4d 4d d2 f0 addi fp,#77 \|\| mvfachi r2 170: 4d 4d d2 f0 addi fp,#77 \|\| mvfachi r2 0+0174 : 174: 0d 8d d2 f5 addv fp,fp \|\| mvfaclo r2,a1 178: 0d 8d d2 f5 addv fp,fp \|\| mvfaclo r2,a1 0+017c : 17c: 0d 9d d2 f2 addx fp,fp \|\| mvfacmi r2 180: 0d 9d d2 f2 addx fp,fp \|\| mvfacmi r2 0+0184 : 184: 0d cd d2 70 and fp,fp \|\| mvtachi r2 188: 0d cd d2 70 and fp,fp \|\| mvtachi r2 0+018c : 18c: 0d 4d d2 71 cmp fp,fp \|\| mvtaclo r2 190: 0d 4d d2 71 cmp fp,fp \|\| mvtaclo r2 0+0194 : 194: 0d 6d d4 90 cmpeq fp,fp \|\| rac a1 198: 0d 6d d4 90 cmpeq fp,fp \|\| rac a1 0+019c : 19c: 0d 5d d0 84 cmpu fp,fp \|\| rach a0,a1 1a0: 0d 5d d4 84 cmpu fp,fp \|\| rach a1,a1 0+01a4 : 1a4: 00 7d d0 e4 cmpz fp \|\| sadd 1a8: 00 7d d0 e4 cmpz fp \|\| sadd 0+01ac : 1ac: 74 01 d0 e4 sc \|\| sadd 0+01b0 : 1b0: 75 01 d0 e4 snc \|\| sadd 0+01b4 : 1b4: 1c cd f0 00 jc fp \|\| nop 0+01b8 : 1b8: 1d cd f0 00 jnc fp \|\| nop 0+01bc : 1bc: 03 7d f0 00 pcmpbz fp \|\| nop 0+01c0 : 1c0: 8d 6d 00 00 sat fp,fp 0+01c4 : 1c4: 8d 6d 02 00 sath fp,fp 0+01c8 : 1c8: 1c cd 83 7d jc fp \|\| pcmpbz fp 1cc: 1c cd 03 7d jc fp -> pcmpbz fp 0+01d0 : 1d0: 1d cd ed 4d jnc fp \|\| ldi fp,#77 1d4: 1d cd 6d 4d jnc fp -> ldi fp,#77 0+01d8 : 1d8: 74 01 9d 82 sc \|\| mv fp,r2 1dc: 74 01 9d 82 sc \|\| mv fp,r2 0+01e0 : 1e0: 75 01 8d 32 snc \|\| neg fp,r2 1e4: 75 01 8d 32 snc \|\| neg fp,r2 0+01e8 : 1e8: 70 00 d0 e4 nop \|\| sadd 0+01ec : 1ec: 70 00 d0 e4 nop \|\| sadd 0+01f0 : 1f0: 70 00 d0 e4 nop \|\| sadd 0+01f4 : 1f4: 00 a1 83 b5 add r0,r1 \|\| not r3,r5 0+01f8 : 1f8: 03 a4 03 b5 add r3,r4 -> not r3,r5 0+01fc : 1fc: 03 a4 05 b3 add r3,r4 -> not r5,r3 0+0200 : 200: 03 a4 84 b5 add r3,r4 \|\| not r4,r5 0+0204 : 204: 13 24 91 62 sra r3,r4 \|\| mul r1,r2 0+0208 : 208: 13 24 91 63 sra r3,r4 \|\| mul r1,r3 0+020c : 20c: 7c 04 01 a2 bc 21c